DictionaryForumContacts

   English
Terms for subject Electronics containing the clock | all forms | exact matches only | in specified order only
EnglishRussian
A further advantage is that the simpler logic circuitry of an up-counter inherently permits a higher clock frequencyдругое достоинство заключается в том, что прямой счётчик заведомо допускает более высокую тактовую частоту благодаря простоте своей логики
A mesochronous signal is one that has the same frequency but an unknown phase offset with respect to the local clockМезохронным называется сигнал, который имеет ту же частоту, что и локальный тактовый сигнал, но сдвиг фаз которого относительно этого сигнала неизвестен (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A perfect clock is defined as perfectly periodic signal that is simultaneous triggered at various memory elements on the chipИдеальным тактовым сигналом называется периодический сигнал, одновременно активизирующий различные запоминающие элементы кристалла (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A plesiochronous signal is one that has nominally the same, but slightly different frequency as the local clockПлезиохронный сигнал имеет частоту, номинально совпадающую с частотой локального тактового сигнала, но всё же немного отличающуюся (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A synchronous signal is one that has the exact same frequency, and a known fixed phase offset with respect to the local clockСинхронным называется сигнал, имеющий точно такую же частоту, как и локальный тактовый сигнал, и сохраняющий известную фиксированную разность фаз с этим сигналом (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
clock frequencies from the originating and receiving modulesтактовые частоты передающего и принимающего модулей (ssn)
clock of the receiving moduleтактовый сигнал принимающего модуля (ssn)
deriving clock from the data sequenceизвлечение из потока данных тактовой частоты (ssn)
different rate than the local clockскорость, отличная от задаваемой локальным генератором (ssn)
D-type flip-flop triggering on the leading edge of the clock pulseD-триггер, реагирующий на положительный фронт тактового импульса (ssn)
D-type flip-flop triggering on the leading edge of the clock pulseD-триггер, реагирующий на положительный фронт импульса синхронизации (ssn)
edge of the clock pulseфронт тактового импульса (ssn)
edge of the clock pulseфронт импульса синхронизации (ssn)
Functionality is ensured by imposing some strict constraints on the generation of the clock signals and their distribution to the memory elements distributed over the chipТребуемые функциональные возможности обеспечиваются путём наложения определённых строгих условий на генерацию тактовых сигналов и их доставку к запоминающим элементам, расположенным по всему кристаллу (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
generation of the clock signalгенерация тактового сигнала (ssn)
generation of the clock signalsгенерация тактовых сигналов (ssn)
impact of spatial variations of the clock signalвлияние пространственных изменений тактового сигнала (ssn)
known fixed phase offset with respect to the local clockизвестная фиксированная разность фаз с локальным тактовым сигналом (ssn)
leading edge of the clock pulseположительный фронт тактового импульса (ssn)
leading edge of the clock pulseположительный фронт импульса синхронизации (ssn)
Most digital systems are principally synchronous in their operation in that most of the signals will change states in synchronism with the clock transitionsБольшая часть цифровых систем – принципиально синхронные, т.е. почти все сигналы меняют свои состояния синхронно с изменениями уровней тактовых импульсов (см. Digital Systems: Principles and Applications 8th Edition by Ronald J. Tocci, Neal S. Widmer 2001 ssn)
phase difference between the received signal and the local clockразность фаз между полученным сигналом и локальным тактовым сигналом (ssn)
Since the transmitted signal can arrive at the receiving module at a different rate than the local clock, one needs to utilize a buffering scheme to ensure all data is receivedПоскольку переданный сигнал может поступать на принимающий модуль со скоростью, отличной от задаваемой локальным генератором, для обеспечения приёма всех данных необходимо использовать какую-нибудь схему буферизации (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
spatial variations of the clock signalпространственные изменения тактового сигнала (называемые расфазировкой синхронизирующих импульсов (clock skew) ssn)
temporal variation of the clock periodвременное колебание длительности такта (ssn)
temporal variations of the clock signalвременные колебания тактового сигнала (именуемые дрожанием тактовых импульсов (clock jitter) ssn)
the spatial variation in arrival time of a clock transition on an integrated circuit is commonly referred to as clock skewПространственные колебания времени прибытия перехода тактового сигнала в интегральную схему принято называть расфазировкой тактовых импульсов (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003)
unknown phase relationship to the clock of the receiving moduleнеизвестная разность фаз с тактовым сигналом принимающего модуля (ssn)