Russian | English |
адрес сетевого уровня, который относится к логическому, а не к физическому сетевому устройству | network number |
адрес сетевого уровня, который относится к логическому, а не к физическому сетевому устройству | protocol address |
адрес сетевого уровня, который относится к логическому, а не к физическому сетевому устройству | network address |
в сетях AppleTalk — логическая группа сетевых устройств | zone |
интегральная схема, состоящая из арифметико-логического устройства, управляющего устройства и иногда числового сопроцессора | microprocessor |
классы логических устройств | logical classes of devices (селекторы, локаторы, валюаторы, координатные планшеты, световые кнопки и т.д.) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | distance gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | difference gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | anticoincidence unit (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | anticoincidence gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | diversity gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | exjunction gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | symmetric difference gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | partial sum gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | EXCLUSIVE OR gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮчАЮЩЕЕ HE-ИЛИ» | EXCLUSIVE NOR gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А и В истинны или А и В ложны, т.е. результат будет истинным, если А и В одинаковы, и ложным, если А и В различны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮчАЮЩЕЕ HE-ИЛИ» | equality gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А и В истинны или А и В ложны, т.е. результат будет истинным, если А и В одинаковы, и ложным, если А и В различны) |
комбинационная схема или устройство бинарной логики с двумя входами, способные выполнять логическую операцию «ИСКЛЮЧАЮЩЕЕ ИЛИ» | add without carry gate (если А — входное высказывание и В — входное высказывание, то выходное высказывание будет истинным, если А истинно и В ложно или А ложно и В истинно, т.е. результат будет ложным, если А и В истинны или А и В ложны) |
логическая архитектура сети связи, в которой операции стандартизированы Международной организацией по стандартизации МОС в виде архитектуры семиуровневой сети для связи с другими устройствами, отвечающими стандарту МОС с целью эффективного обмена информацией | open standards |
логическая архитектура сети связи, в которой операции стандартизированы Международной организацией по стандартизации МОС в виде архитектуры семиуровневой сети для связи с другими устройствами, отвечающими стандарту МОС с целью эффективного обмена информацией | open systems interconnection |
логическая группа устройств, принадлежащих к одной подсети 3-го уровня | virtual subnet |
логическая структура сети связи, в которой операции стандартизированы Международной организацией по стандартизации МОС в виде архитектуры семиуровневой сети для связи с другими устройствами, отвечающими стандарту МОС с целью эффективного обмена информацией | open standards |
логическая структура сети связи, в которой операции стандартизированы Международной организацией по стандартизации МОС в виде архитектуры семиуровневой сети для связи с другими устройствами, отвечающими стандарту МОС с целью эффективного обмена информацией | open systems interconnection |
логическое программное обеспечение, используемое в устройствах искусственного интеллекта, оптического распознавания символов и т.д. | recognition logic |
логическое устройство ввода | stroke |
любой компьютер, в котором арифметико-логическое и управляющее устройства находятся в одной интегральной схеме, называемой микропроцессором | micro |
любой компьютер, в котором арифметико-логическое и управляющее устройства находятся в одной интегральной схеме, называемой микропроцессором | microcomputer |
первичное логическое устройство | primary LU (инициирующее сеанс с другим логическим устройством) |
первичное логическое устройство | primary logical unit (инициирующее сеанс с другим логическим устройством) |
стандарт EIA на последовательный интерфейс, подобный интерфейсу RS-422, но отличающийся от него тем, что он предназначен для устройств не с двумя, а с тремя логическими уровнями | RS-485 (т.е. предусматривает три режима и варианта передачи данных) |
устройство, выполняющее операцию логического «ИЛИ» | one gate (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | union gate (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | OR unit (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | buffer gate (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | OR circuit (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | OR element (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | OR gate (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | disjunction gate (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, выполняющее операцию логического «ИЛИ» | alternation gate (т.е. операцию включающего «ИЛИ» (например, если P — высказывание, Q — высказывание, R — высказывание ..., то операция «ИЛИ» в случае высказываний Р, Q, R ... будет истинной, если по меньшей мере одно высказывание истинно, и ложной — если все высказывания ложны)) |
устройство, способное выполнять логическую операцию «И» | coincidence unit (если Р, Q и R — высказывания, тогда результат операции «И» будет истинным, если все высказывания истинны, и ложным, если любое высказывание ложно; P AND Q часто обозначается как Р-Q, Pr\Q или PQ) |
устройство, способное выполнять логическую операцию «И» | decision circuit (если Р, Q и R — высказывания, тогда результат операции «И» будет истинным, если все высказывания истинны, и ложным, если любое высказывание ложно; P AND Q часто обозначается как Р-Q, Pr\Q или PQ) |
устройство, способное выполнять логическую операцию «И» | conjunction gate (если Р, Q и R — высказывания, тогда результат операции «И» будет истинным, если все высказывания истинны, и ложным, если любое высказывание ложно; P AND Q часто обозначается как Р-Q, Pr\Q или PQ) |
устройство, способное выполнять логическую операцию «И» | AND gate (если Р, Q и R — высказывания, тогда результат операции «И» будет истинным, если все высказывания истинны, и ложным, если любое высказывание ложно; P AND Q часто обозначается как Р-Q, Pr\Q или PQ) |
устройство, способное выполнять логическую операцию «И» | AND unit (если Р, Q и R — высказывания, тогда результат операции «И» будет истинным, если все высказывания истинны, и ложным, если любое высказывание ложно; P AND Q часто обозначается как Р-Q, Pr\Q или PQ) |
устройство, способное выполнять логическую операцию «И» | AND element (если Р, Q и R — высказывания, тогда результат операции «И» будет истинным, если все высказывания истинны, и ложным, если любое высказывание ложно; P AND Q часто обозначается как Р-Q, Pr\Q или PQ) |
устройство, способное выполнять логическую операцию «И» | AND circuit (если Р, Q и R — высказывания, тогда результат операции «И» будет истинным, если все высказывания истинны, и ложным, если любое высказывание ложно; P AND Q часто обозначается как Р-Q, Pr\Q или PQ) |